Especificaciones Técnicas
Características Generales
- Doble contador binario de 4 etapas independientes
- Encapsulado DIP-14 (14 pines)
- Operación estática completa
- Entradas con buffer
- Alimentación común para ambos contadores
Especificaciones Eléctricas
- Tensión de alimentación: 4.5V a 5.5V
- Nivel alto de entrada (VIH): Mínimo 2.0V
- Nivel bajo de entrada (VIL): Máximo 0.8V
- Nivel alto de salida (VOH): Mínimo 3.7V (con carga TTL)
- Nivel bajo de salida (VOL): Máximo 0.4V (con carga TTL)
Especificaciones de Velocidad
- Frecuencia máxima de reloj: 27MHz (típico a 5V)
- Ancho mínimo de pulso de reloj: 19ns (a 5V)
- Tiempo de recuperación de reset: 5ns
- Ancho mínimo de pulso de reset: 16ns
- Retardo de propagación: 32ns (nCP a nQ0 a 5V)
Descripción Funcional
El dispositivo contiene dos contadores binarios de 4 etapas independientes con salidas para cada etapa. Cada contador utiliza flip-flops maestro-esclavo con avance en el flanco negativo del reloj. La entrada MR (Master Reset) pone todos los contadores en estado cero cuando está en nivel alto. Todas las entradas y salidas están bufferizadas para mejorar el rendimiento.
El dispositivo está diseñado para aplicaciones de conteo binario en sistemas digitales, con capacidad para contar hasta 15 (4 bits) por cada contador. La operación estática permite detener el reloj sin afectar el estado almacenado.
Aplicaciones Típicas
- Conteo binario en sistemas digitales
- Divisores de frecuencia
- Temporizadores y cronómetros
- Control de secuencias lógicas
- Interfaz con microcontroladores
- Educación y desarrollo de proyectos
Asignación de Pines
- 1CP: Reloj Contador 1
- 1MR: Reset Contador 1
- 1Q0-Q3: Salidas Contador 1
- 2CP: Reloj Contador 2
- 2MR: Reset Contador 2
- 2Q0-Q3: Salidas Contador 2
- VCC: Alimentación positiva (5V)
- GND: Tierra
Ventajas Técnicas
- Bajo consumo de potencia
- Alta inmunidad al ruido
- Diseño CMOS con salidas bufferizadas
- Compatibilidad con lógica TTL
- Rango ampliado de temperatura operativa
- Operación estable sin rebotes
Circuito Integrado, Doble Contador Binario de 4 Etapas, DIP-14
Modelo: 296-25985-5-ND
Código SAT: 32101600
Precio final
IVA INCLUIDO • ENTREGA INMEDIATA
Existencias
10
Garantía
3 Años
Productos Relacionados
SYSCOM
Relevador Coaxial para Antena SPDT, 10-14 Vcc (12 Vcc Nom.), 160 mA, 500 Watt a 1 GHz.
SKU: CX-600N
MXN 5,289.28

SYSCOM
Capacitor Variable Trimmer de Aire, 1-30 pFd. para Ajuste del Rechazo de Banda en Duplexers de VHF (L=17,27 mm).
SKU: 5602
MXN 2,057.26
SYSCOM PARTS
Puente de Diodos Rectificador, 35A, 800 PIV, 29 x 29 mm.
SKU: KBPC-3508
MXN 82.65